

# SIMPLIFICAÇÃO DE CIRCUITOS DIGITAIS

Thiago Felski Pereira Adaptado do livro Sistemas Digitais (Tocci)

## FORMA DE SOMA-DE-PRODUTOS

A expressão *soma-de-produtos* (SOP) aparecerá como dois ou mais termos AND combinados com operações OR.

1. 
$$ABC + \overline{A}B\overline{C}$$

2. 
$$AB + \overline{A}B\overline{C} + \overline{C}\overline{D} + D$$

3. 
$$\overline{A}B + C\overline{D} + EF + GK + H\overline{L}$$

# Forma de Soma-de-Produtos

A expressão *produto-de-somas* (POS) consiste de dois ou mais termos OR (soma) combinados com operações AND.

1. 
$$(A + \overline{B} + C)(A + C)$$

2. 
$$(A + \overline{B})(\overline{C} + D)F$$

3. 
$$(A + C)(B + \overline{D})(\overline{B} + C)(A + \overline{D} + \overline{E})$$

# SIMPLIFICAÇÃO DE CIRCUITOS LÓGICOS

Os circuitos mostrados fornecem a mesma saída.

O circuito (b) é claramente menos complexo.



Circuitos lógicos podem ser simplificados utilizando-se álgebra booleana ou mapas de Karnaugh.

# SIMPLIFICAÇÃO ALGÉBRICA

#### Algumas dicas:

•Coloque a expressão na forma SOP através da aplicação de teoremas de DeMorgan e multiplicação de termos.

Verifique a forma SOP de fatores comuns, utilizando a fatoração, sempre que possível.

A fatoração resulta na eliminação de um ou mais termos.

# Simplificação algébrica

Exemplo 1: Simplique o circuito lógico mostrado a seguir.



O primeiro passo é determinar a expressão para a saída:

$$z = A\overline{B}C + AB \cdot (\overline{A}\overline{C})$$

Uma vez que a expressão é determinada, deve-se quebrar as barras de inversão pelo teorema de DeMorgan e multiplicar todos os termos.

$$z = ABC + A\overline{B}(\overline{A} + \overline{C})$$
 [teorema (17)]  

$$= ABC + A\overline{B}(A + C)$$
 [cancela inversões duplas]  

$$= ABC + A\overline{B}A + A\overline{B}C$$
 [multiplica]  

$$= ABC + A\overline{B} + A\overline{B}C$$
 [ $A \cdot A = A$ ]

# Simplificação algébrica

Exemplo 2: Simplique o circuito lógico mostrado a seguir.



Fatoração - os primeiros e terceiros termos acima têm em comum **AC**, que pode ser fatorado como:

$$z = AC(B + \overline{B}) + A\overline{B}$$

$$z = AC(1) + A\overline{B}$$
$$= AC + A\overline{B}$$

Desde que  $\mathbf{B} + \mathbf{B} = 1$ , assim...

Fatorar A, que resulta em...

# Simplificação algébrica

Circuitos lógicos simplificados.



$$z = A(C + \overline{B})$$

Para a resolução de qualquer problema de lógica de projeto:

Interprete o problema e defina sua tabela-verdade.

Escreva o termo AND (produto) para cada caso de saída = 1.

Combine os termos na forma SOP.

Simplifique a expressão da saída, se possível.

Implemente o circuito para a expressão final, simplificada.

Circuito que produz uma saída 1 apenas para a condição A = 0 B = 1.

| Α | В | Χ |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |



Uma porta AND, com entradas apropriadas, pode ser usada para produzir uma saída em nível 1 para um conjunto específico de níveis de entrada.



Cada conjunto de condições de entrada, que gera uma saída em nível ALTO, é implementado por portas AND separadas.

As saídas das portas AND são as entradas de uma OR que produz a saída final.



Tabela-verdade para um circuito de três entradas, A, B e C.

|                              | х | С | В | Α |
|------------------------------|---|---|---|---|
| Termos <b>AND</b> par        | 0 | 0 | 0 | 0 |
| em que a saída é 1           | 0 | 1 | 0 | 0 |
| $\rightarrow \overline{ABC}$ | 1 | 0 | 1 | 0 |
| $\rightarrow \overline{A}BC$ | 1 | 1 | 1 | 0 |
|                              | 0 | 0 | 0 | 1 |
|                              | 0 | 1 | 0 | 1 |
|                              | 0 | 0 | 1 | 1 |
| $\rightarrow$ ABC            | 1 | 1 | 1 | 1 |
|                              |   |   |   | - |

ara cada caso

Projetar um circuito lógico com três entradas, A, B e C. As saídas devem ser ALTA somente quando a maioria das entradas for ALTA.

#### Tabela-verdade



Exemplo 3: Projetar um circuito lógico com três entradas, *A*, *B* e *C*. As saídas devem ser ALTA somente quando a maioria das entradas for ALTA.

$$x = \overline{A}BC + ABC + A\overline{B}C + ABC + AB\overline{C} + ABC$$

Expressão saída simplificada:

$$x = BC + AC + AB$$

Implementando o circuito após fatoração:



Uma vez que a expressão está na forma SOP, o circuito é um grupo de portas AND trabalhando em uma única porta OR.

- •Também chamado de mapa K, é um método gráfico para simplificar equações lógicas ou converter tabelas-verdade no circuito lógico correspondente.
- Teoricamente, pode ser usado para qualquer número de variáveis de entradas, porém sua utilidade prática é limitada a cinco ou seis variáveis.

Os valores da tabela-verdade são colocados no mapa K.

O mostrado aqui é de duas variáveis.

| Α | В | X                                        |   |
|---|---|------------------------------------------|---|
| 0 | 0 | $1 \rightarrow \overline{A}\overline{B}$ | ſ |
| 0 | 1 | 0                                        | { |
| 1 | 0 | 0                                        | l |
| 1 | 1 | 1 → AB                                   |   |

$$\left\{ x = \overline{A}\overline{B} + AB \right\}$$

|   | B | В |  |
|---|---|---|--|
| Ā | 1 | 0 |  |
| А | 0 | 1 |  |

Mapa K de quatro variáveis.

| ABCD    | X                                                                                                                                                                                      |                 |                            |                 |    |                 |
|---------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|----------------------------|-----------------|----|-----------------|
| 0 0 0 0 | 0                                                                                                                                                                                      |                 | $\overline{C}\overline{D}$ | $\overline{C}D$ | CD | $C\overline{D}$ |
| 0 0 0 1 | $1 \rightarrow \overline{A}\overline{B}\overline{C}D$                                                                                                                                  | ĀB              | _                          |                 | 0  | _               |
| 0 0 1 0 | 0 0                                                                                                                                                                                    | AB              | 0                          | 1               | 0  | 0               |
| 0 1 0 0 | 0                                                                                                                                                                                      | ĀB              | 0                          | 1               | 0  | 0               |
| 0 1 0 1 | $\begin{bmatrix} 1 \to \overline{A}B\overline{C}D \\ 0 \end{bmatrix} X = \overline{A}\overline{B}\overline{C}D + \overline{A}B\overline{C}D \\ + AB\overline{C}D + ABCD \end{bmatrix}$ | 710             | U                          | •               | U  | U               |
| 0 1 1 0 |                                                                                                                                                                                        | AB              | 0                          | 1               | 1  | 0               |
| 0 1 1 1 | 0                                                                                                                                                                                      | ΛD              | 0                          | '               | '  | ١               |
| 1 0 0 0 | 0                                                                                                                                                                                      |                 |                            |                 |    |                 |
| 1 0 0 1 | 0                                                                                                                                                                                      | $A\overline{B}$ | 0                          | 0               | 0  | 0               |
| 1 0 1 0 | 0                                                                                                                                                                                      |                 |                            |                 |    |                 |
| 1 0 1 1 | 0                                                                                                                                                                                      |                 |                            |                 |    |                 |
| 1 1 0 0 | 0                                                                                                                                                                                      |                 |                            |                 |    |                 |
| 1 1 0 1 | 1 → ABCD                                                                                                                                                                               |                 |                            |                 |    |                 |
| 1 1 1 0 | 0                                                                                                                                                                                      |                 |                            |                 |    |                 |
| 1 1 1 1 | 1 → ABCD                                                                                                                                                                               |                 |                            |                 |    |                 |

Células adjacentes diferem em apenas uma variável, tanto na horizontal quanto na vertical.

Uma expressão SOP pode ser obtida combinando todos os quadrados que contêm 1.

Agrupando-se 1s em adjacentes de dois, quatro ou oito quadros têm-se uma maior simplificação.









Grupos de dois quadros (Pares)

|                 | CD | СD  | CD | CD |  |  |
|-----------------|----|-----|----|----|--|--|
| ĀB              | 0  | 0   | 0  | 0  |  |  |
| ĀВ              | 0  | 0   | 0  | 0  |  |  |
| АВ              | 1  | 1   | 1  | 1  |  |  |
| $A\overline{B}$ | 0  | 0 0 |    | 0  |  |  |
| X = AB          |    |     |    |    |  |  |

Grupo de quatro (Quarteto)



•Quando os maiores grupos possíveis forem usados, somente os termos comuns são colocados na expressão final.

Agrupamentos também podem ser realizados entre superior, inferior e laterais.

Passos para uso do mapa K para simplificação de uma expressão booleana:

Construção do mapa K, com os 1s como indicado na tabela-verdade.

Agrupamento dos 1s que não são adjacentes a quaisquer outros 1s (1s isolados).

Agrupamento dos 1s que estão em pares.

Agrupamento dos 1s em octetos, mesmo que já tenham sido agrupados.

Agrupamento dos quartetos com um ou mais 1s e que ainda não estejam em grupos.

Agrupamento de quaisquer pares necessários para incluir 1s ainda não agrupado.

Formação da soma OR dos termos gerados por cada grupo.

Quando uma variável aparece na forma complementada e não complementada dentro de um grupo é eliminada da expressão.

Variáveis que são as mesmas para todos os quadrados do grupo devem aparecer na expressão final.

O exclusive-OR (XOR) produz uma saída em nível ALTO sempre que as duas entradas estejam em níveis opostos.

Circuito exclusive-OR e tabela-verdade.



Expressão da saída :  $x = \overline{AB} + \overline{AB}$ 

Esse circuito produz uma saída ALTA sempre que as duas entradas estiverem em níveis diferentes.

#### Símbolo tradicional para a porta XOR:



Uma porta XOR tem apenas duas entradas combinadas, de forma que  $x = AB + \overline{AB}$ .

A forma abreviada para indicar a expressão de saída XOR é:  $x = A \oplus B$ .

...em que o símbolo  $\oplus$  representa a operação da porta XOR.

A saída é ALTA somente quando as duas entradas estão em níveis diferentes.

CIs com chips quádruplos de portas XOR:

74LS86 CI quádruplo XOR (família TTL)

74C86 CI quádruplo XOR (família CMOS)

74HC86 CI quádruplo XOR (CMOS de alta velocidade)

O exclusive-NOR (XOR) produz uma saída em nível ALTO sempre que as duas entradas estão no mesmo nível.

As saídas XOR e XNOR são opostas.

Circuito exclusive-**NOR** e tabela-verdade.



Expressão de saída : x = AB + AB

XNOR produz uma saída ALTA sempre que duas entradas estão no mesmo nível.

Símbolo tradicional de porta XNOR



Uma porta XNOR tem apenas duas entradas combinadas. Assim, x = AB + AB.

A forma abreviada para indicar a expressão de saída XOR é:  $x = A \oplus B$ .

**XNOR** representa o inverso da operação **XOR**.

A saída é ALTA apenas quando as entradas estão no mesmo nível.

CIs com chips quádruplos de portas XNOR

74LS266 CI quádruplo **XNOR** (família TTL)

74C266 CI quádruplo **XOR** (família CMOS)

74HC266 CI quádrulo **XOR** (CMOS de alta velocidade)

Tabela-verdade e circuito de detecção de igualdade de números binários de dois bits.

| <b>X</b> <sub>1</sub> | <b>X</b> <sub>0</sub> | <b>y</b> <sub>1</sub> | <b>y</b> <sub>0</sub> | z (Saída) | <b>X</b> <sub>1</sub> | <b>X</b> <sub>0</sub> | <b>y</b> <sub>1</sub> | <b>y</b> <sub>0</sub> | z (Saída) |
|-----------------------|-----------------------|-----------------------|-----------------------|-----------|-----------------------|-----------------------|-----------------------|-----------------------|-----------|
| 0                     | 0                     | 0                     | 0                     | 1         | 1                     | 0                     | 0                     | 0                     | 0         |
| 0                     | 0                     | 0                     | 1                     | 0         | 1                     | 0                     | 0                     | 1                     | 0         |
| 0                     | 0                     | 1                     | 0                     | 0         | 1                     | 0                     | 1                     | 0                     | 1         |
| 0                     | 0                     | 1                     | 1                     | 0         | 1                     | 0                     | 1                     | 1                     | 0         |
| 0                     | 1                     | 0                     | 0                     | 0         | 1                     | 1                     | 0                     | 0                     | 0         |
| 0                     | 1                     | 0                     | 1                     | 1         | 1                     | 1                     | 0                     | 1                     | 0         |
| 0                     | 1                     | 1                     | 0                     | 0         | 1                     | 1                     | 1                     | 0                     | 0         |
| 0                     | 1                     | 1                     | 1                     | 0         | 1                     | 1                     | 1                     | 1                     | 1         |



Exemplo de como uma porta **XNOR** pode ser usada para simplificar a implementação de um circuito.



#### CIRCUITOS GERADOR E VERIFICADOR DE PARIDADE

Portas XOR e XNOR são úteis em circuitos para geração e verificação de paridade.



### CIRCUITOS GERADOR E VERIFICADOR DE PARIDADE

Situações que exigem habilitar/ desabilitar os circuitos ocorrem com frequência em projeto de circuitos digitais.

Um circuito é *habilitado* quando se permite a passagem de um sinal de entrada para saída.

Um circuito é *desabilitado* quando se impede a passagem de um sinal de entrada para saída.

# CIRCUITOS PARA

















#### CIRCUITOS PARA HABILITAR/ DESABILITAR

Um circuito lógico que permite a passagem de um sinal para a saída somente quando entradas de controle *B* e *C* forem ambas nível ALTO. Caso contrário, a saída permanecerá em nível BAIXO.



# CIRCUITOS PARA HABILITAR/ DESABILITAR

Um circuito lógico que permite a passagem de um sinal para a saída apenas quando uma entrada, mas não ambas, for nível ALTO. Caso contrário, a saída permanecerá ALTA.



# CIRCUITOS PARA HABILITAR/ DESABILITAR

Um circuito lógico com sinal de entrada A, controle de entrada B e saídas X e Y, que atuam como:

Quando B = 1, a saída X vai seguir a entrada A, e a saída Y será 0.

Quando B = 0, a saída X vai ser 0, e a saída Y vai seguir a entrada A.

